服务项目
PCB抄板
PCB设计
芯片解密
样机制作
客服电话

PCB抄板部

0755-83676369,83035701

PCB设计部

0755-83676323,83676200

芯片解密部

0755-83662100,83662911

样机制作部

0755-83676369,82815425

技术支持 当前位置:奥门威尼斯0034com_威尼斯手机版娱乐场 >> 技术支持 >> pcb抄板设计答疑集锦(一)

pcb抄板设计答疑集锦(一)

    PCB抄板设计过程中经常有一些问题被问道,今天小编就为大家整理出来一些PCB抄板设计的高频问题,希望能够帮到大家。

 

    1.在PCB抄板中,如何避免高频干扰?

    回答:中心思想就是尽量降低高频信号电磁场的干扰,即大家说的串扰。拉大高速信号与模拟信号之间的额距离是常用的办法,当然也可以加ground guard在模拟信号旁。另外,数字地对模拟地的噪音干扰也要注意。

    2.在PCB抄板高速设计中,怎么解决信号完整性的问题?

回答:这个基本上是阻抗匹配的问题,其影响因素有信号源的架构和输出阻抗、走线的拓扑架构、走线的特性阻抗等等。端接与调整走线的拓扑是解决的好方法。

    3.PCB抄板设计中只有一个输出端的时钟信号线,怎么实现差分布线?

回答:这个问题,只有当信号源和接收端都是差分信号的时候才成立,所以只有一个输出端是无法使用差分布线的。

    4.为什么在PCB抄板设计中,差分对的布线要靠近并且平行?

回答:适当的靠近是考虑到间距对差分阻抗值得影响,这是设计差分对的重要参数。而需要平行则是为了保持差分阻抗的一致性。

    5.怎样解决高速信号的手工布线和自动布线之间的矛盾?

回答:解决这个问题就是选择一个绕线引擎能力强的布线器。现在比较好一些的布线软件的自动布线器大豆设定了约束条件控制绕线方式和过孔数目。此外,手动调整布线的难度其实也和绕线引擎的能力有绝对关系。比如走线的推挤能力、走线对覆铜的推挤能力等等。

XML 地图 | Sitemap 地图